教學進度 |
課程名稱 | 計算機結構 |
部別學制系科 | 進修部,四技,資訊工程系 |
學分時數 | 必修,學分 3.0,時數 3.0 |
分類 | 分類代號 K2,分類名稱:專精 |
代號與教師 | 開課代號:NIN4098A421,任課教師:吳弘翔 |
相關網址 | |
評分準則 | 平時成績 40%,期中考評 30%,期末考評 % (僅做參考) |
系統備註 | 「授課進度」... 等,教師已確認 |
週次 起訖日 |
校務摘要 | 課程進度 |
一 1000220 1000226 |
1.宣導尊重智慧財產權,不使用影印本教科書。 2.計算機系統的主要架構 | |
二 1000227 1000305 |
28日和平紀念日放假 3日期初教務會議 |
和平紀念日放假 |
三 1000306 1000312 |
儲存系統 第一節 快取記憶體與主記憶體之間的關係 第二節 主記憶體(Main Memory) 第三節 其他類型的記憶體與其技術 | |
四 1000313 1000319 |
儲存系統 第四節 快取記憶體(Cache Memory) 第五節 Cache與主記憶體的資料更改 第六節 外部儲存體的資料使用 第七節 記憶體資料的除錯 | |
五 1000320 1000326 |
第一次月考週 | 出入裝置的控制 第一節 資料傳輸 第二節 裝置的介面電路(Interface Circuit) 第三節 CPU與輸出入裝置的資料傳送 |
六 1000327 1000402 |
輸出入裝置的控制 第四節 CPU如何處理同時發生的多個中斷要求 第五節 CPU與輸出入裝置、記憶體的連接方式 第六節 橋接器(Bridge) | |
七 1000403 1000409 |
5日民族掃墓節放假 6、7、8日校外學習服務日 |
中央處理單元的運算系統 |
八 1000410 1000416 |
期中考週 | |
九 1000417 1000423 |
18~22日期中考週 | 指令的執行系統 第一節 硬體架構 第二節 記憶體規劃 第三節 計算電路規劃 第四節 指令規劃 |
十 1000424 1000430 |
28日期中教務會議 | 指令的執行系統 第五節 硬體電路的控制單元設計 第六節 中斷處理 第七節 CPU內部電路設計探討 |
十一 1000501 1000507 |
4日校務會議 | 指令的執行系統 第八節 CPU的效能評估 第九節 高階語言的執行 第十節 精簡與複雜指令集電腦 |
十二 1000508 1000514 |
管線管理 第一節 何謂管線處理 第二節 指令的分割 | |
十三 1000515 1000521 |
管線管理 第三節 CPU內單一管線設計 第四節 管線的中斷處理 第五節 多條管線的設計 | |
十四 1000522 1000528 |
23~27日畢業考試 第二次月考週 |
處理器系統 第一節 單一指令單一筆資料(SISD)的電腦架構 |
十五 1000529 1000604 |
多處理器系統 第二節 單一指令多筆資料(SIMD)的電腦架構 第三節 多個指令單一資料(MISD)的電腦架構 | |
十六 1000605 1000611 |
6日端午節放假 11日畢業典禮 |
多處理器系統 第四節 多個指令多筆資料(MIMD)的電腦架構 |
十七 1000612 1000618 |
13日畢業典禮補假 | 總複習 |
十八 1000619 1000625 |
20~24日期末考週 | 期末考週 |