教學進度 |
課程名稱 | 邏輯設計與實習 |
部別學制系科 | 進修部,四技,資訊工程系 |
學分時數 | 必修,學分 4.0,時數 5.0 |
分類 | 分類代號 K2,分類名稱:專精 |
代號與教師 | 開課代號:NIN4095A208,任課教師:黃敏祥 |
相關網址 | |
評分準則 | 平時成績 50%,期中考評 20%,期末考評 30% (僅做參考) |
系統備註 | 「授課進度」... 等,教師已確認 |
週次 起訖日 |
校務摘要 | 課程進度 |
一 960225 960303 |
26日上午註冊,下午正式上課。 26日進修部註冊第二節上課 28日和平紀念日放假。 |
Basic Principles of Digital System,Switching Algebra and Logic Circuit |
二 960304 960310 |
Basic Principles ,Logic Functions and Gates ,Number system Truth table | |
三 960311 960317 |
Logic function,Demorgan' theorem,Use Development Tools | |
四 960318 960324 |
Boolean Algebra and Combinational Logic,The Karnaugh Map.An Algorithmic Minimization Technique,Use Development Tools | |
五 960325 960331 |
第一次月考週。 | cpld實驗板製作,Design entry,Simulation Tools |
六 960401 960407 |
5日民族掃墓節放假。 | cpld實驗板製作,Introduction to SPLD |
七 960408 960414 |
CPLD and FPGA,PLD Fuse matrix and output structure | |
八 960415 960421 |
Decoder,Encoder,cpld實驗板製作 | |
九 960422 960428 |
23~27日期中考週。 | 期中考,cpld實驗實作 |
十 960429 960505 |
Mutiplexers and application,Demutiplexers'Programmer | |
十一 960506 960512 |
Half adder and Full adders,Binary Adder and substractor | |
十二 960513 960519 |
BCD adder,Carry generator | |
十三 960520 960526 |
24日校務會議 | 數位多工顯示電路,電路實作 |
十四 960527 960602 |
28~1日畢業考試。 第二次月考週。 |
大型CPLD及FPGA電路及實驗平臺使用 |
十五 960603 960609 |
循序邏輯元件,latch and flip-flop,counter,時序圖 | |
十六 960610 960616 |
16日畢業典禮。 | 同步計數器及非同步計數器,專題實作 |
十七 960617 960623 |
19日端午節放假 | 時鐘電路設計專題實作 |
十八 960624 960630 |
25~29日期末考週。 | 期末考 |