教學進度 |
課程名稱 | 數位系統及實習 |
部別學制系科 | 進修部,四技,電子工程系 |
學分時數 | 必修,學分 3.0,時數 3.0 |
分類 | 分類代號 K2,分類名稱:專精 |
代號與教師 | 開課代號:NEC4095A503,任課教師:趙日新 |
相關網址 | |
評分準則 | 平時成績 30%,期中考評 30%,期末考評 40% (僅做參考) |
系統備註 | 「授課進度」... 等,教師已確認 |
週次 起訖日 |
校務摘要 | 課程進度 |
一 970907 970913 |
8日上午舊生註冊後第三節正式上課 8日進修部舊生註冊後第二節上課 |
向學生宣導尊重智慧財產權,不使用影印之教科書 PLD實驗模組特點,簡介,組裝技術 |
二 970914 970920 |
14日中秋節 17日期初教務會議 |
PLD實驗模組電路分析,功能測試 |
三 970921 970927 |
DownLoad排線製作 | |
四 970928 971004 |
28日教師節 | TTL組合邏輯電路實驗操作 |
五 971005 971011 |
第一次月考週 10日國慶日放假 |
二進位計數器實驗操作 |
六 971012 971018 |
四位數多工顯示電路實驗操作 | |
七 971019 971025 |
小型PLD元件測試操作 | |
八 971026 971101 |
MAX+plus II 繪圖編輯法基本邏輯設計入門 | |
九 971102 971108 |
3~7日期中考週 8日校慶 |
期中考 |
十 971109 971115 |
10日校慶補假 12日期中教務會議 |
MAX+plus II 軟體模擬的操作要領 |
十一 971116 971122 |
20日校務會議 | CPLD IC 腳位編輯及燒錄操作 |
十二 971123 971129 |
用波型編輯輸入法設計電路 | |
十三 971130 971206 |
用AHDL設計電路 | |
十四 971207 971213 |
第二次月考週 | VHDL電路設計實作 |
十五 971214 971220 |
專案設計--點矩陣掃描測試器 | |
十六 971221 971227 |
25日行憲紀念日 | 專案設計--4X4掃描式鍵盤編碼器 |
十七 971228 980103 |
1日開國紀念日放假 | 專案設計--電子時鐘 |
十八 980104 980110 |
5~9日期末考週 | 專案設計--八位元乘法器設計 |