教學進度

課程資訊

課程名稱數位系統
部別學制系科日間部,四技,資訊傳播系
學分時數必修,學分 3.0,時數 3.0
分類分類代號 K2,分類名稱:專精

100/1 學期,於「資傳二忠」教學之基本資訊

代號與教師開課代號:DIN4099A317,任課教師:羅仁隆
相關網址
評分準則平時成績 30%,期中考評 30%,期末考評 % (僅做參考)
系統備註「授課進度」... 等,教師已確認

100/1 學期,於「資傳二忠」教學之預定進度

週次
起訖日
校務摘要 課程進度

1000904
1000910
5日開學,上午註冊第三節正式上課
5日開學,進修部註冊第二節正式上課
1,宣導尊重智慧財產權,不使用影印本教科書。2,課程內容說明及要求,學期成績計算方式。

1000911
1000917
15日期初教務會議
12日中秋節放假
1,數字系統,卡諾圖回顧。 2,編/解碼電路。

1000918
1000924
1,多工/解多工電路。 2,半/全加器回顧。

1000925
1001001
28日教師節 1,各類正反器原理介紹。 2,正反器激勵表。

1001002
1001008
第一次月考週 1,序向邏輯電路設計步驟介紹。 2,狀態圖。 3,狀態方程式。

1001009
1001015
10日國慶日 1,計數器設計(一)。

1001016
1001022
2,,計數器設計(二)。

1001023
1001029
1,移位暫存器介紹。

1001030
1001105
期中考週 期中考。

1001106
1001112
10日期中教務會議
11日校慶
1,VHDL基本結構介紹。
十一
1001113
1001119
1,VHDL資料,宣告和運算式(一)。
十二
1001120
1001126
1,VHDL資料,宣告和運算式(二)。
十三
1001127
1001203
1,VHDL concurrent statement介紹。 2,VHDL sequential statement介紹。
十四
1001204
1001210
第二次月考週 1,使用VHDL設計數位電路--範例說明(一)。
十五
1001211
1001217
1,使用VHDL設計數位電路--範例說明(二)。
十六
1001218
1001224
1,使用VHDL設計數位電路--範例說明(三)。
十七
1001225
1001231
期末考總複習。
十八
1010101
1010107
期末考週 期末考。