教學進度

課程資訊

課程名稱數位系統
部別學制系科日間部,四技,資訊工程系
學分時數必修,學分 3.0,時數 3.0
分類分類代號 K2,分類名稱:專精

99/1 學期,於「資工二忠」教學之基本資訊

代號與教師開課代號:DIN4098A317,任課教師:羅仁隆
相關網址
評分準則平時成績 60%,期中考評 15%,期末考評 % (僅做參考)
系統備註「授課進度」... 等,教師已確認

99/1 學期,於「資工二忠」教學之預定進度

週次
起訖日
校務摘要 課程進度
十八
1000102
1000108
3~7日期末考週 期末考。

990905
990911
6日開學,上午註冊第三節正式上課
6日開學,進修部註冊第二節正式上課
1,宣導尊重智慧財產權,不使用影印本教科書。2,課程內容說明及要求,學期成績計算方式。

990912
990918
16日期初教務會議 1,數字系統,卡諾圖回顧。 2,編/解碼電路。

990919
990925
22日中秋節放假 1,多工/解多工電路。 2,半/全加器回顧。

990926
991002
28日教師節 1,各類正反器原理介紹。 2,正反器激勵表。

991003
991009
第一次月考週 1,序向邏輯電路設計步驟介紹。 2,狀態圖。 3,狀態方程式。

991010
991016
10日國慶日 1,計數器設計。

991017
991023
1,移位暫存器介紹。

991024
991030
1,記憶體介紹。

991031
991106
1~5日期中考週 期中考。

991107
991113
11日期中教務會議
12日校慶
1,VHDL基本結構介紹。
十一
991114
991120
17日校務會議 1,VHDL資料,宣告和運算式(一)。
十二
991121
991127
1,VHDL資料,宣告和運算式(二)。
十三
991128
991204
1,VHDL concurrent statement介紹。 2,VHDL sequential statement介紹。
十四
991205
001211
第二次月考週 1,使用VHDL設計數位電路--範例説明(一)。
十五
991212
991218
1,使用VHDL設計數位電路--範例説明(二)。
十六
991219
991225
25日行憲紀念日 1,使用VHDL設計數位電路--範例説明(三)。
十七
991226
1000101
1日開國紀念日 期末考總複習。