教學進度 |
課程名稱 | 數位系統 |
部別學制系科 | 日間部,四技,資訊工程系 |
學分時數 | 必修,學分 3.0,時數 3.0 |
分類 | 分類代號 K2,分類名稱:專精 |
代號與教師 | 開課代號:DIN4096A317,任課教師:黃敏祥 |
相關網址 | |
評分準則 | 平時成績 40%,期中考評 30%,期末考評 30% (僅做參考) |
系統備註 | 「授課進度」... 等,教師已確認 |
週次 起訖日 |
校務摘要 | 課程進度 |
一 970907 970913 |
8日上午舊生註冊後第三節正式上課 8日進修部舊生註冊後第二節上課 |
1.課程介紹 2.尊重智慧財產權,不影印教科書 3.安全衛生測驗 4.課堂及工作倫理 |
二 970914 970920 |
14日中秋節 17日期初教務會議 |
Sequential Logic System Design .Counter |
三 970921 970927 |
State Machine | |
四 970928 971004 |
28日教師節 | Counter Design Clock design |
五 971005 971011 |
第一次月考週 10日國慶日放假 |
Interfacing Analog and Digital Circuit 2. Analog to Digital Conversion |
六 971012 971018 |
Interfacing Analog and Digital Circuit 3. DAC Circuit and Application | |
七 971019 971025 |
Memory devices and system | |
八 971026 971101 |
1. RAM ROM FIFO LIFO Theorem2. Memory expanding 3. EPROM Program4. Pattern Generator | |
九 971102 971108 |
3~7日期中考週 8日校慶 |
期中考 |
十 971109 971115 |
10日校慶補假 12日期中教務會議 |
Register Transfer Logic |
十一 971116 971122 |
20日校務會議 | Micro controller design . clock circuit design |
十二 971123 971129 |
Micro controller design . MAR and RAM | |
十三 971130 971206 |
Micro controller design . IR | |
十四 971207 971213 |
第二次月考週 | controller logic design |
十五 971214 971220 |
Add/Sub circuit | |
十六 971221 971227 |
25日行憲紀念日 | Output register |
十七 971228 980103 |
1日開國紀念日放假 | program and machine code |
十八 980104 980110 |
5~9日期末考週 |