教學進度 |
課程名稱 | 積體電路佈局 |
部別學制系科 | 日間部,二技,電子工程系 |
學分時數 | 選修,學分 3.0,時數 3.0 |
分類 | 分類代號 L,分類名稱:專業選修 |
代號與教師 | 開課代號:DEC3096A220,任課教師:高政平 |
相關網址 | |
評分準則 | 平時成績 33%,期中考評 33%,期末考評 34% (僅做參考) |
系統備註 | 「授課進度」... 等,教師已確認 |
週次 起訖日 |
校務摘要 | 課程進度 |
一 970224 970301 |
28日和平紀念日放假 | 1. 課程目的、進度、評分方式 2. 智慧財產權宣導 |
二 970302 970308 |
1.導體、絕緣體、半導體 2 .P、N材質及電性 3.高低濃度P、N材質 | |
三 970309 970315 |
1. Enhanced NMOS PMOS 結構 2. Depletion NMOS PMOS 結構 3. Enhanced N MOS製程VS光罩 4. Enhanced CMOS製程VS光罩 | |
四 970316 970322 |
1. Enhanced CMOS製程VS光罩 2.latch-up 成因 3. substrate contact 與substrate偏壓 4. Guardring | |
五 970323 970329 |
第一次月考週 | 1. CMOS NOT gate Layout 2. Design Rule |
六 970330 970405 |
教孝月校外學習週1、2、3日停課、停班 (於2月20、21、22補授課) 4日民族掃墓節放假 |
1. Design Rule |
七 970406 970412 |
1. Design Rule | |
八 970413 970419 |
1.Linux環境借介紹 2.Laker Tool 使用操作 | |
九 970420 970426 |
21~25日期中考週 | 期中考 |
十 970427 970503 |
1.NOT Gate Layout With Laker | |
十一 970504 970510 |
8日校務會議 | 1. DRC、 ERC、 LVS 2. Calibre 使用 |
十二 970511 970517 |
1. MOS Source Drain共用 2. NOT、NAND、NOR、AOI、AND、OR gate柱狀圖 | |
十三 970518 970524 |
1. NAND Gate Layout 及 post layout check | |
十四 970525 970531 |
26~30日畢業考試 第二次月考週 |
1. NOR Gate Layout 及 post layout check |
十五 970601 970607 |
1. Layout 種類介紹 2 電阻種類及Layout 方式 3. 電容種類及Layout 方式 | |
十六 970608 970614 |
14日畢業典禮 8日端午節 |
1. Diode 種類及Layout 方式 2. Transistor種類及Layout 方式 |
十七 970615 970621 |
16日畢業典禮補假 | 1. Analog Layout Concept 1. Guardring 使用概念 |
十八 970622 970628 |
23~27日期末考週 | 期末考 |