教學進度 |
課程名稱 | 基礎積體電路佈局 |
部別學制系科 | 日間部,五專,電子工程科 |
學分時數 | 選修,學分 3.0,時數 3.0 |
分類 | 分類代號 D,分類名稱:校訂選修 |
代號與教師 | 開課代號:DEC1097A905,任課教師:高政平 |
相關網址 | |
評分準則 | 平時成績 33%,期中考評 33%,期末考評 % (僅做參考) |
系統備註 | 「授課進度」... 等,教師已確認 |
週次 起訖日 |
校務摘要 | 課程進度 |
一 1010902 1010908 |
3日開學,上午註冊第三節正式上課 進修部註冊第二節正式上課 |
宣導尊重智慧財產權,不使用影印本教科書。 課程簡介 |
二 1010909 1010915 |
13日期初教務會議 | 1.導體,絕緣體,半導體 2. PN材料及電性 3.高低濃度PN材料 |
三 1010916 1010922 |
1. Enhanced NMOS及PMOS結構及電氣特性 | |
四 1010923 1010929 |
28日教師節 | 1. NMOS製程VS光罩 2. CMOS製程VS光罩 |
五 1010930 1011006 |
30日 中秋節 | 1.CMOS製程VS光罩 |
六 1011007 1011013 |
第一次月考週 10日國慶日 |
1. Latch up成因及防治 2. substrate contact及substrate 偏壓 3. Guarding |
七 1011014 1011020 |
1. CMOS NOT Gate Layout 2. Design Rule閱讀 | |
八 1011021 1011027 |
22日期中課輔開始 22日期中教學評量開始 |
1. Design Rule閱讀 |
九 1011028 1011103 |
期中考週 31日期中課輔結束 2日期中教學評量結束 |
期中考 |
十 1011104 1011110 |
8日期中教務會議 9日校慶 |
1. Design Rule閱讀 |
十一 1011111 1011117 |
1. Linux環境及介紹及使用 2. Laker Tool使用操作 | |
十二 1011118 1011124 |
1. CMOS NOT Gate Layout with Laker | |
十三 1011125 1011201 |
1. DRC ERC LVS Concept 2. Calibre Tool 使用 | |
十四 1011202 1011208 |
第二次月考週 | 1. MOS Source Drain 共用 2. NOT NAND NOR AOI AMD OR 柱狀圖 |
十五 1011209 1011215 |
1. 電路圖 vs 柱狀圖 vs Layout圖 | |
十六 1011216 1011222 |
17日期末教學評量開始 | 1. NAND Gate Layout 及 post layout check |
十七 1011223 1011229 |
24日期末課輔開始 28日期末教學評量結束 |
1. Full custom 及 cell based layout 2 placement and routing concept |
十八 1011230 1020105 |
期末考週 4日期末課輔結束 |
1.期末考 |