教學進度 |
課程名稱 | 超大型積體電路概論 |
部別學制系科 | 日間部,五專,電子工程科 |
學分時數 | 選修,學分 3.0,時數 3.0 |
分類 | 分類代號 D,分類名稱:校訂選修 |
代號與教師 | 開課代號:DEC1097A823,任課教師:高政平 |
相關網址 | |
評分準則 | 平時成績 30%,期中考評 30%,期末考評 % (僅做參考) |
系統備註 | 「授課進度」... 等,教師已確認 |
週次 起訖日 |
校務摘要 | 課程進度 |
一 1010219 1010225 |
宣導尊重智慧財產權,不使用影印本教科書。 VLSI介紹 | |
二 1010226 1010303 |
1日 期初教務會議 | 1. MOS結構 2. 半導體材料及電氣特性 |
三 1010304 1010310 |
1. 半導體材料及電氣特性 2. pn接面電氣特性 | |
四 1010311 1010317 |
1. MOS製程介紹 | |
五 1010318 1010324 |
第一次月考週 | 1. MOS製程介紹 2. 製程 vs 光罩 vs Layout |
六 1010325 1010331 |
1. MOS電氣特性 | |
七 1010401 1010407 |
2日 3日 6日 服務學習日 |
1. CMOS NOT Gate電路運作原理 2. 輸入輸出轉換曲線 |
八 1010408 1010414 |
9日期中課輔開始,9日期中教學評量開始 | 1.輸入輸出轉換曲線性能提升方法 2. 工作頻率提升方法 |
九 1010415 1010421 |
期中考週,18日期中課輔結束,20日期中教學評量結束 | 期中考 |
十 1010422 1010428 |
26日 期中教務會議 | 1.輸入輸出電壓電流規格 |
十一 1010429 1010505 |
1. 輸入輸出電壓電流規格測試方法 | |
十二 1010506 1010512 |
1. CMOS電路設計方法 | |
十三 1010513 1010519 |
1. NAND NOR AOI AND OR XOR gate設計方法 | |
十四 1010520 1010526 |
第二次月考週,畢業考週 | 1. NAND NOR AOI AND OR XOR gate設計方法 |
十五 1010527 1010602 |
1. 不同推動能力Logic Gate設計方法 | |
十六 1010603 1010609 |
9日 畢業典禮 ,4日期末教學評量開始 | Layout觀念介紹 |
十七 1010610 1010616 |
11日期末課輔開始,15日期末教學評量結束 | 現代VLSI設計流程介紹 |
十八 1010617 1010623 |
期末考週,20日期末課輔結束 | 期末考 |