教學進度 |
課程名稱 | CPLD/FPGA設計 |
部別學制系科 | 日間部,二技,自動化工程系 |
學分時數 | 選修,學分 3.0,時數 3.0 |
分類 | 分類代號 L,分類名稱:專業選修 |
代號與教師 | 開課代號:DAE3095A404,任課教師:鄭時龍 |
相關網址 | |
評分準則 | 平時成績 30%,期中考評 30%,期末考評 40% (僅做參考) |
系統備註 | 「授課進度」... 等,教師已確認 |
週次 起訖日 |
校務摘要 | 課程進度 |
一 970224 970301 |
28日和平紀念日放假 | 課程簡介 實驗編組 宣導智慧財產權 |
二 970302 970308 |
Quatrus II軟體安裝,設定與啟動 | |
三 970309 970315 |
繪圖法輸入 (I): 簡單邏輯閘與模擬 | |
四 970316 970322 |
繪圖法輸入 (II): 多工器與解多工器設計與模擬 | |
五 970323 970329 |
第一次月考週 | VHDL語言簡介 |
六 970330 970405 |
教孝月校外學習週1、2、3日停課、停班 (於2月20、21、22補授課) 4日民族掃墓節放假 |
VHDL語言(I):簡單邏輯閘與模擬 |
七 970406 970412 |
VHDL語言(II):多工器與解多工器設計與模擬 | |
八 970413 970419 |
組合邏輯電路設計(I): 實習電路板系統佈局與下載 | |
九 970420 970426 |
21~25日期中考週 | 期中考 |
十 970427 970503 |
組合邏輯電路設計(II):LED與按鍵控制 | |
十一 970504 970510 |
8日校務會議 | 循序邏輯電路設計(I): 除頻器 |
十二 970511 970517 |
循序邏輯電路設計(II): Mod 10 與 Mod 6 計數器 | |
十三 970518 970524 |
循序邏輯電路設計(II): 數位電子鐘 | |
十四 970525 970531 |
26~30日畢業考試 第二次月考週 |
畢業考 |
十五 970601 970607 |
||
十六 970608 970614 |
14日畢業典禮 8日端午節 |
|
十七 970615 970621 |
16日畢業典禮補假 | |
十八 970622 970628 |
23~27日期末考週 |